Menguasai Bus

Pengarang: Laura McKinney
Tanggal Pembuatan: 9 April 2021
Tanggal Pembaruan: 24 Juni 2024
Anonim
KELAS PERTAMA KURSUS STIR BIS
Video: KELAS PERTAMA KURSUS STIR BIS

Isi

Definisi - Apa yang dimaksud Bus Mastering?

Penguasaan bus adalah fitur arsitektur bus yang memungkinkan bus kontrol untuk berkomunikasi langsung dengan komponen lain tanpa harus melalui CPU. Sebagian besar arsitektur bus terbaru, seperti interconnect component peripheral (PCI), mendukung penguasaan bus.

Penguasaan bus meningkatkan laju transfer data sistem operasi, menghemat sumber daya sistem dan meningkatkan kinerja dan waktu respons.


Pengantar Microsoft Azure dan Microsoft Cloud | Sepanjang panduan ini, Anda akan mempelajari tentang apa itu cloud computing dan bagaimana Microsoft Azure dapat membantu Anda untuk bermigrasi dan menjalankan bisnis Anda dari cloud.

Techopedia menjelaskan Penguasaan Bus

Penguasaan bus memungkinkan bus kontrol untuk mengakses RAM secara independen dari CPU. Ini dirancang untuk memungkinkan transfer data antara komponen periferal dan RAM sementara CPU mengimplementasikan tanggung jawab lainnya.

Platform master bus paling sering ditemukan di perangkat input / output (I / O) yang berbeda atau dalam mikroprosesor. Ini mengarahkan lalu lintas di jalur I / O atau bus komputer. Master bus adalah "master" dan mengendalikan jalur bus yang berisi sinyal dan alamat transmisi. Perangkat input dan output (I / O) pada bus adalah "budak".

Jika komputer berisi beberapa komponen yang mendukung mast bus, struktur hierarkis perlu diimplementasikan untuk mencegah beberapa komponen mencoba menggunakan bus pada saat yang sama. Ada beberapa struktur seperti:


  • Small Computer System Interface (SCSI): Mentransfer data antara komputer dan perangkat periferal. Termasuk prioritas permanen untuk setiap ID SCSI
  • Serial Peripheral Interface (SPI): Beroperasi dalam mode dupleks penuh (dua arah) menggunakan arsitektur master / slave. Perangkat master memulai bingkai data, yang mencakup sinkronisasi bingkai.
  • Sirkuit Antar-Terintegrasi (I2C) Antarmuka: Memiliki arsitektur bus serial dua arah yang berisi stop dan start bit s, yang mengontrol transfer data.